量产验证成功!首个兼容UCIe世界标准的国产芯片诞生
发布时间:2022-04-15 14:59:22 所属栏目:产品 来源:互联网
导读:3月份,Intel、台积电、三星、日月光、AMD、ARM、高通、Google、微软、Meta(Facebook)等行业巨头联合,推出了全新的通用芯片互联标准UCle。 几乎同一时间,中国芯片厂商芯动科技(Innosilicon)宣布,率先推出国产自主研发的物理层兼容UCIe国际标准的IP解决
3月份,Intel、台积电、三星、日月光、AMD、ARM、高通、Google、微软、Meta(Facebook)等行业巨头联合,推出了全新的通用芯片互联标准——UCle。 几乎同一时间,中国芯片厂商芯动科技(Innosilicon)宣布,率先推出国产自主研发的物理层兼容UCIe国际标准的IP解决方案“Innolink Chiplet”,是国内首套跨工艺、跨封装的Chiplet连接解决方案。 根据芯动科技官方最新消息,该方案已经在先进工艺上量产验证成功! Chiplet(小芯片/芯粒)技术的核心是多芯粒(Die-to-Die)互联,利用更短距离、更低功耗、更高密度的芯片裸Die间连接方式,突破单晶片(monolithic)的性能和良率瓶颈,降低大规模芯片的开发时间、成本、风险,实现异构复杂高性能SoC的集成,满足不同厂商的芯粒之间的互联需求,达到产品的最佳性能和长生命周期。 Innolink Chiplet的设计思路和技术特点: 1、业界很多公司认为,Chiplet跨工艺、跨封装的特性,会使其面临复杂的信号衰减路径,所以普遍使用SerDes差分技术以应对这一问题。 芯动科技则认为,相较于SerDes路线,DDR技术更适合Chiplet互联和典型应用,而且不同封装场景需要用到不同的DDR技术方案,为此提供基于GDDR6/LPDDR5技术的高速、高密度、高带宽连接方案。 2、Chiplet互连在短距PCB、基板、中介层上连接时,路径短、干扰少、信号完整性好,采用DDR技术路线在延时功耗、带宽密度上更具优势。 3、标准封装使用MCM传统基板作为Chiplet互联的介质,成本低特点,是对成本较为敏感的Chiplet应用场景首选;Interposer中介层等先进封装具备密度高、良品率低、成本高等特点,是对价格不敏感的高性能应用场景首选。 UCIe定义正式发布前,Innolink-B/C就提前实现了这两种封装场景的应用,验证了对市场前景和Chiplet技术趋势的准确判断。 (编辑:汉中站长网) 【声明】本站内容均来自网络,其相关言论仅代表作者个人观点,不代表本站立场。若无意侵犯到您的权利,请及时与联系站长删除相关内容! |
相关内容
- 戴尔 XPS 13 Plus 海外促销,比国内实惠 6000 元
- 铭瑄杀入工作站主板市场 12代酷睿初次用上128GB ECC内存
- iPhone 13 Pro Max要当心了, 霸主 地位或将动摇
- 强刷存在感!诺基亚手机更名赚足热度 仅仅两天又改回来了
- 夏季高温手机同样会中暑玩手游开直播半导体磁吸散热器有备无
- 联想小新Pro 16 2022预热 12代酷睿 锐龙6000全有
- UFS 4.0闪存正式发布 读取可达4200MB s、速度翻番
- 首发索尼IMX787!一图看懂努比亚Z40 Pro 3399元起
- 4199元起!黑鲨5 Pro首推 把SSD塞进手机里 跑分一骑绝尘
- iPhone 13 Pro仅7199元 京东Apple开启七夕促销
站长推荐